如題
你看我昨天的帖子,里面有現(xiàn)城的電路;手畫的。
就是利用MOS管驅(qū)動(dòng)負(fù)載,下面加一個(gè)高精度采樣電阻RS,不停的測(cè)量RS兩端的電壓不就曉得電流值了。
然后控制整個(gè)RS兩端的電壓恒定,那就是恒流源!VCC--RL--mos管--RS--GND;0-3A電流不大。
電壓有點(diǎn)高,總功率約330W的樣子了。
可以參考“直流電子負(fù)載”電路
用恒流IC,比如9910
電路圖咧!可以發(fā)給我嗎!
大功率電感廠家 |
大電流電感工廠
功率電感:高亮度LED的等離子刻蝕技術(shù)(上) 1、簡(jiǎn)介 每個(gè)HBLED制造商的目標(biāo)都是花更少的錢獲得更多的光輸出。面對(duì)強(qiáng)大的競(jìng)爭(zhēng)和眾多技術(shù)障礙,至關(guān)重要的是所有的生產(chǎn)步驟的推進(jìn)都要產(chǎn)生最佳的效果。優(yōu)化的等離子刻蝕提供了幾種方法以改善功率電感器件
基于VC++的FPGA重配置方案設(shè)計(jì)采用VC++程序的FPGA重配置設(shè)計(jì)方案利用現(xiàn)場(chǎng)可編程邏輯器件FPGA的多次可編程配置特點(diǎn),通過重新下載存儲(chǔ)于存儲(chǔ)器的不同系統(tǒng)數(shù)據(jù),從而實(shí)現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置
通過在FPGA設(shè)計(jì)流程引入功率分析改善PCB的可靠性過去,F(xiàn)PGA設(shè)計(jì)人員考慮的是時(shí)序和面積使用率。但是,隨著FPGA正越來越多地取代ASSP和ASIC,設(shè)計(jì)人員期望開發(fā)功率較低的設(shè)計(jì)并提供更加精確的功率估計(jì)。最新FPGA分析軟件能提供一種精確和靈活的