所謂上拉電阻就是指將不確定的信號通過一個電阻鉗位在高電平上,電阻同時起限流作用。它的功能主要是為集電極開路輸出型電路輸出電流通道。
下面小編就上拉電阻的使用原因和使用戶注意事項以及上拉電阻阻值的選擇原則為您解讀上拉電阻。
使用原因
1.一般情況下,作單鍵觸發(fā)使用時,如果IC本身沒有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC外部另接一個電阻,即上拉電阻。
2.數(shù)字電路有三種常見的狀態(tài):高電平、低電平和高阻狀態(tài),有些應(yīng)用場合不希望出現(xiàn)高阻狀態(tài),可以通過上拉電阻或下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計要求而定。
3.一般來說,I/O端口有的可以設(shè)置,有的不可以設(shè)置,有的是內(nèi)置,有的是需要外接,I/O端口的輸出類似于一個三極管的C,當(dāng)C接通過一個電阻和電源連接在一起的時候,該電阻成為上拉電阻,也就是說,該端口正常時為高電平。C通過一個電阻和地連接在一起的時候,該電阻稱為下拉電阻。
4.上拉電阻是用來解決總線驅(qū)動能力不足時提供電流的問題的。一般說法是上拉增大電流,下拉電阻是用來吸收電流。
注意事項
1.需要注意的是,上拉電阻太大會引起輸出電平的延遲(RC延時)。
2.一般CMOS門電路輸出不能給它懸空,都是接上拉電阻設(shè)定成高電平。
3.下拉電阻:和上拉電阻的原理差不多,只是拉到GND去而已。那樣電平就會被拉低。下拉電阻一般用于設(shè)定低電平或者是阻抗匹配(抗回波干擾)。
上拉電阻阻值的選擇原則
1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
2、從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠??;電阻小,電流大。 大功率電感廠家 |大電流電感工廠