關(guān)鍵詞——均衡!
如果沒有將均衡功能直接設(shè)計(jì)到FPGA I/O架構(gòu)中,那么任何設(shè)備連接到DDR3 SDRAM DIMM都將是復(fù)雜的,而且成本還高,需要大量的外部元器件,包括延時(shí)線和相關(guān)的控制。
什么是均衡?為什么如此重要?
為 了在支持更高頻率時(shí)提高信號(hào)完整性,JEDEC委員會(huì)定義了一個(gè)fly-by(飛越式)端接方案,該方案采用了時(shí)鐘和命令/地址總線信號(hào)來改善信號(hào)完整性 以支持更高的性能。當(dāng)時(shí)鐘和地址/命令通過DIMM時(shí),fly-by拓?fù)浣Y(jié)構(gòu)通過故意引起每個(gè)DRAM上的時(shí)鐘和數(shù)據(jù)/選通之間的飛行時(shí)間偏移(flight-time skew)來減小并發(fā)開關(guān)噪聲(SNN),如圖1所示。
飛行時(shí)間偏移可能高達(dá)0.8 tCK,當(dāng)該偏移被擴(kuò)展得足夠?qū)挄r(shí),將不知道數(shù)據(jù)在兩個(gè)時(shí)鐘周期中的哪個(gè)內(nèi)返回。因此,均衡功能可以使控制器通過調(diào)節(jié)每個(gè)字節(jié)通道內(nèi)的時(shí)序來補(bǔ)償這一偏移。最新的FPGA能夠?yàn)楦鞣N應(yīng)用提供與雙倍數(shù)據(jù)率SDRAM存儲(chǔ)器接口的許多功能。但是,要與最新的DDR3 SDRAM一道使用,還需要更魯棒的均衡方案。
FPGA I/O結(jié)構(gòu)
像Altera Stratix III系列高性能FPGA提供的I/O速度高達(dá)400 MHz (800 Mbps),還具有很高的靈活性,能夠支持現(xiàn)有的和新興的外部存儲(chǔ)器標(biāo)準(zhǔn),如DDR3。
圖1:DDR3 SDRAM DIMM:飛行時(shí)間偏移降低了SSN,數(shù)據(jù)必須被控制器調(diào)高到兩個(gè)時(shí)鐘周期。
讀均衡
在 讀取操作中,存儲(chǔ)器控制器必須補(bǔ)償由飛越存儲(chǔ)器拓?fù)湟鸬?、影響讀取周期的延時(shí)。均衡可以被視作為出現(xiàn)在數(shù)據(jù)通道上的比I/O本身延時(shí)還要大的延時(shí)。每個(gè) DQS都要求一個(gè)同步時(shí)鐘位置的獨(dú)立相移(經(jīng)過了工藝、電壓和溫度(PVT)補(bǔ)償)。圖2顯示出同一讀取命令下從DIMM返回的兩個(gè)DQS組。
圖2:I/O單元中的1T、下降沿和均衡寄存器。
一開始,每個(gè)分開的DQS被移相90度,從而捕獲與該組相關(guān)的DQ數(shù)據(jù)。然后用一個(gè)自由運(yùn)行的再同步時(shí)鐘(頻率和相位與DQS相同)將數(shù)據(jù)從捕獲域轉(zhuǎn)移到圖2所示用粉紅色和橙色連線表示的均衡電路中。在這個(gè)階段,每個(gè)DQS組都有一個(gè)獨(dú)立的再同步時(shí)鐘。
接 著DQ數(shù)據(jù)被送到1T寄存器。圖2中給出了一個(gè)1T寄存器實(shí)例,在上層通道中需要用這個(gè)1T寄存器對特定DQS組中的DQ數(shù)據(jù)位進(jìn)行延時(shí)。注意在該例中,大功率電感器廠家 下層通道不需要1T寄扁平線圈電感器存器。通過該過程開始對齊上層和下層通道。任何一個(gè)指定的通道是否需要1T寄存器是自動(dòng)確定的,這是免費(fèi)物理層IP內(nèi)核中校準(zhǔn)方案的 一部分功能。
隨后兩個(gè)DQS組被傳送到下降沿寄存器。如果需要的話,還可以在啟動(dòng)時(shí)通過自動(dòng)校準(zhǔn)過程把可選寄存器切換進(jìn)來或切換出去。最后是將上層和下層通道對齊到同一再同步時(shí)鐘上,這樣就形成了一個(gè)將完全對齊的或經(jīng)過均衡的單倍數(shù)據(jù)率(SDR)數(shù)據(jù)傳遞到FPGA結(jié)構(gòu)的源同步接口。
寫均衡
與讀均衡類似,不過方向相反,DQS組在不同的時(shí)刻發(fā)出信號(hào),以便與到達(dá)DIMM上的器件的時(shí)鐘一致,并且必須滿足tDQSS參數(shù)要求的+/- 0.25 tCK??刂破鞅仨毻ㄟ^創(chuàng)建反饋環(huán)路來調(diào)整DQS與CK的關(guān)系,在此過程中,控制器會(huì)將數(shù)據(jù)寫入DRAM,再通過順序相位進(jìn)行掃描讀回,直到發(fā)現(xiàn)寫入窗的終點(diǎn)。為了更好的建立和保持余量,數(shù)據(jù)應(yīng)該在好窗口的中間點(diǎn)發(fā)出。
其他的FPGA I/O功能創(chuàng)新
高性能的Stratix III FPGA還具有許多創(chuàng)新性的其他I/O功能,可以實(shí)現(xiàn)到各種存儲(chǔ)器接口的簡單且魯棒性連接,這種功能包括了動(dòng)態(tài)片上端接(OCT)、可變的I/O延時(shí)以及半數(shù)據(jù)率(HDR)等。
動(dòng)態(tài)OCT
并行和串行OCT為讀寫總線提供合適的線路端接和阻抗匹配,因此FPGA周邊不需要外接電阻,從而減少了外接元件成本,節(jié)約了電路板面積,而且降低了布線復(fù)雜度。另外,它還大大降低了功耗,因?yàn)椴⒙?lián)端接在寫操作時(shí)可以有效地被旁路掉。 大功率電感廠家 |大電流電感工廠