1 經(jīng)典算法
DSP中沒有現(xiàn)成的除法指令,除法是靠被除數(shù)與除數(shù)之間的移位相減來實現(xiàn)的。在C54X系列里利用減法指令SUBC和循環(huán)指令RPT實現(xiàn)2個16位數(shù)的相除。下面以C大電流電感54X為例來具體實現(xiàn)經(jīng)典的除法:
C54X提供的SuBC指令僅對無符號數(shù)進行操作,所以在移位相減開始之前必須先將被除數(shù)和除數(shù)取絕對值,僅考慮2個正數(shù)的除法。此時除法運算有兩種情況:
當|被除數(shù)|<|除數(shù)|時,將|被除數(shù)|存放在累加器的高16位,然后用SUBC完成15次移位相減,相減之后在累加器A的低16位中存放商的絕對值。根據(jù)運算前被除數(shù)和除數(shù)的符號是否相同來決定是否要改變所得結(jié)果的符號。
當|被除數(shù)|≥|除數(shù)|時,將|被除數(shù)|存放在累加器的低16位,然后用SUBC完成16次移位相減,相減之后在累加器A的低16位中存放商的絕對值。根據(jù)運算前被除數(shù)和除數(shù)的符號是否相同來決定是否要改變所得結(jié)果的符號。
從實現(xiàn)的過程分析,當|被除數(shù)|<|除數(shù)|時,移位相減開始時|被除數(shù)|和|除數(shù)|的小數(shù)點位置正好相差一位。第一次相減后在累加器A的O位最低位存進的數(shù)值正是商的最高位,該位為商的小數(shù)點后第一位。在15次移位相減之后,累加共模電感器A低16位所得的結(jié)果為Q值為15的小數(shù)。當|被除數(shù)|≥|除數(shù)|時,在第l6次相減時,|被除數(shù)|位于A的高16位(30~15位)上,小數(shù)點位在A的15位后,和|除數(shù)|的小數(shù)點位正好對齊,則此次相減后在A的0位加上的值正好是商的最低有效整數(shù)位,相當于十進制數(shù)中的個位。所以在16次移位相減之后,累加器A低16位所得的結(jié)果為Q值為0的整數(shù)。以此分析,當商的精確值不是整數(shù),或者超出Q值15所表示的范圍時,此算法所得結(jié)果就達不到16位數(shù)據(jù)所能表達的精確度。
表1中任取幾組數(shù)據(jù)來說明。
2 高精度算光電感器法
由于經(jīng)典算法在結(jié)果上存在精度不高的問題,所以應考慮精度盡可能高的除法算法。
和經(jīng)典算法一致,本算法也采用移位相減實現(xiàn)除法。但不同的是,在進行移位相減之前算法對除數(shù)與被除數(shù)進行了一些處理,并且在移位相減時不再分兩種情況。下面具體介紹算法的流程。
首先給出被除數(shù)y和除數(shù)x。由于定點DSP中所有的數(shù)據(jù)都以整數(shù)的形式存在,所以在這里就把y和x看成是整數(shù),不考慮它們本身的Q值。在圖1所示的流程圖中,A和B是C5416的2個累加器。算法第一步是將x和y相乘,結(jié)果存放在B中,以便在最后從B中提取商的符號(商的符號與B的符號相同)。第二步分別對x和y取絕對值以進行無符號數(shù)相除。第三步,分別判斷x和y在最高有效位之前共有多少個O,分別記為n和m,即在x和y的分別有(16一n)和(16一m)個有效位。然后將x和y分別左移(n一1)位和(m一2)位,即x=x·2n-1,y=y·2m-2。第四步,將前面所得x和y再進行移位電感器生產(chǎn)相減,把y存放在A的高位,即AH=y,利用SUBC指令進行1 5次移位相減。在所得的結(jié)果當中,A的低位即為商的絕對值,B的符號即為商的符號,兩者結(jié)合得到quot值。由于在移位相減之前分別對除數(shù)和被除數(shù)有一個左移放大的操作,所以在結(jié)果中就必須考慮商的Q值。