1 引言
A/D轉(zhuǎn)換器是模擬系統(tǒng)與數(shù)字系統(tǒng)接口的關(guān)鍵部件,可以將需要測量的模擬信號精確地轉(zhuǎn)換成數(shù)字量信號。一旦以數(shù)字形式出現(xiàn),就能簡單而準(zhǔn)確地對其進(jìn)行處理,從而提取出有用的信息。
現(xiàn)代電子系統(tǒng)中,模數(shù)轉(zhuǎn)換器(ADC)已經(jīng)成為一個相當(dāng)重要的電路單元。很多控制類芯片(MCU)和信號處理芯片(DSP)都盡量在片內(nèi)集成模數(shù)轉(zhuǎn)換器。因此,基于嵌入應(yīng)用的模數(shù)轉(zhuǎn)換器的設(shè)計對于實(shí)現(xiàn)單芯片系統(tǒng)時很有價值的。
因逐次逼近型的模數(shù)轉(zhuǎn)換器中只使用一個比較器,芯片占用的面積很小。在速度要求不高的場合,具有很高的性價比[1]。
本設(shè)計的側(cè)重點(diǎn)是優(yōu)化內(nèi)部單元電路結(jié)構(gòu),以提高精度和轉(zhuǎn)換速率。作者基于0.6μm數(shù)字CMOS工藝,設(shè)計和實(shí)現(xiàn)了采樣頻率達(dá)3MHz、10位精度、內(nèi)部采用雙時鐘結(jié)構(gòu)的逐次逼近型模數(shù)轉(zhuǎn)換器。與其相應(yīng)的單時鐘方式相比,能夠在不影響轉(zhuǎn)換精度的前提下提高ADC的轉(zhuǎn)換速度。
2電路設(shè)計與分析
2.1 轉(zhuǎn)換器的整體結(jié)構(gòu)設(shè)計
逐次逼近型A/D轉(zhuǎn)換器的工作原理圖如圖1,包括比較器,D/A轉(zhuǎn)換器,逐次逼近寄存器,時序產(chǎn)生及數(shù)字控制邏輯電路。根據(jù)逐次逼近的時間要求,時序產(chǎn)生電路可產(chǎn)生變換頻率的時鐘,提供給數(shù)字控制邏輯電路。數(shù)字控制邏輯電路控制著整個模數(shù)轉(zhuǎn)換的過程,根據(jù)比較器的輸出結(jié)果依次序確定逐次逼近寄存器中數(shù)字各碼元的值。
對于逐次逼近型ADC來說,其轉(zhuǎn)換誤差主要由內(nèi)部DAC轉(zhuǎn)換誤差、比較器失調(diào)、帶寬限制以及輸入噪聲產(chǎn)生。而其中內(nèi)部DAC電路設(shè)計得好壞對整個ADC的轉(zhuǎn)換精度起著關(guān)鍵性的作用。
2.2 D/A轉(zhuǎn)換器的設(shè)計
D/A轉(zhuǎn)換器的結(jié)構(gòu)有很多種,分為電壓定標(biāo)、電荷定標(biāo)、電流定標(biāo)等。不同結(jié)構(gòu)的D/A轉(zhuǎn)換器在性能上是有差異的。單純采用一種定標(biāo)方式,需要有很高的匹配精度,否則很難實(shí)現(xiàn)高精度轉(zhuǎn)換。
本設(shè)計中的D/A轉(zhuǎn)換器采用高位電荷定標(biāo)、低位電壓定標(biāo)的方法。其原理框圖如圖2所示。
此種結(jié)構(gòu)的DAC,其微分非線性、積分非線性與匹配容許公差的關(guān)系可由方程(1)、(2)表示,其中,M表示高位的位數(shù),N為總的位數(shù)。
(1)(2)繞行電感
采用二進(jìn)制加權(quán)的電容器陣列完成高五位大電流電感定標(biāo),電阻串塑封電感完成低五位定標(biāo)的電路結(jié)構(gòu),要使得DNL和INL均要小于0.8,則要求匹配的容差ΔR/R≤2.58%,ΔC/C≤0.0756%。由結(jié)果可以看出,這種DAC結(jié)構(gòu),對電容的匹配特性要求較電阻要高一些。但是最大和最小的電容之比不是很大,為16倍,因而,能在實(shí)際的版圖繪制時,采用電容共中心對稱的設(shè)計,盡可能滿足其匹配性的要求。
2.3 比較器的設(shè)計
比較器在模數(shù)轉(zhuǎn)換器中是不可缺少的重要單元。通常我們比較關(guān)心比較器的傳播延時、分辨度、以及共模輸入范圍等。在實(shí)際的比較器設(shè)計中,為了滿足整個電路的精度和速度的要求,采用兩級差分放大器作為前置放大,最后采用一級差分輸入的自偏壓差分放大器將比較結(jié)果輸出。為了消除比較器的失調(diào)電壓,在兩級放大器的線圈電感器輸入端采用電容進(jìn)行耦合。這種結(jié)構(gòu)降低了輸入電壓失調(diào)的影響,提高了比較器的分辨性能[2]。其電路結(jié)構(gòu)如圖3所示。
當(dāng)FB和Reset開關(guān)閉合時,標(biāo)記為Cvi的電容將每一級放大器的輸入端自動置零。輸入電壓通過電容C1和C2加到第一級比較器。
比較器中,A1和A2兩個差動放大器采用圖4所示的電路結(jié)構(gòu)。M1和M2組成輸入差分對,M3,M5,M4和M6組成帶有正反饋的負(fù)載,以提高電路增益。 M3和M4的跨導(dǎo)要比M5和M6的跨導(dǎo)小,使這個電路結(jié)構(gòu)成為弱正反饋電路,并且以之構(gòu)成二級正反饋電路,其后再跟一級跟隨器輸出[2]。M7和M10是電流放大級,M8,M9,M11和M12組成第二級帶正反饋的負(fù)載,而M14,M15,M16和M17則組成兩個跟隨器輸出級[3]。
比較器的最后一級是差分輸入的自偏壓差分放大器,電路如圖5所示。當(dāng)正相輸入電壓Vin+增加時,M1和 M3的漏極電壓降低,使得M6導(dǎo)通,產(chǎn)生的電流經(jīng)M4到漏極輸出端,輸出高電平。在上述過程中,M5的電流幾乎為零;當(dāng)Vin+的電壓降低時,M5導(dǎo)通,由M2和M5形成電流沉,輸出低電平。電壓比較的結(jié)果最終經(jīng)M7和M8驅(qū)動后從Vout輸出,送到移位寄存器。
2.4 時鐘及數(shù)字控制電路的設(shè)計
傳統(tǒng)的逐次逼近型模數(shù)轉(zhuǎn)換,N位字的轉(zhuǎn)換時間為N個時鐘周期。一旦所加的時鐘信號確定,單次轉(zhuǎn)換的時間也就確定了。但是,頻率過快的時鐘信號也將導(dǎo)致轉(zhuǎn)換精度降低。 大功率電感廠家 |大電流電感工廠